Hardware-oriented SPN block ciphers

  • Block ciphers are fundamental building blocks of modern cryptography. They are not only used for encryption but are also the basic components in the construction of other cryptographic mechanisms. Even though the cryptographic security of block ciphers is still the main parameter in their design and application, the efficiency of their implementations became more interesting with the rise of lightweight cryptography. Of equal importance, by the widespread increase of the number of IoT devices in the last decade, embedding cryptographic devices with some countermeasures against physical attacks became a necessity to ensure the physical security of these devices. The research in this thesis is related to two main topics in the direction of the design and the security of hardware-oriented SPN block ciphers: low-latency designs and countermeasures against fault analysis attacks.
  • Blockchiffren sind fundamentale Bausteine der modernen Kryptographie. Sie werden nicht nur zur Verschlüsselung eingesetzt, sondern auch als grundlegende Komponenten verschiedener kryptographischer Mechanismen. Obwohl die kryptographische Sicherheit von Blockchiffren nach wie vor der wichtigste Parameter für ihr Design und ihre Anwendung ist, erlangte mit dem Aufkommen der Lightweight-Kryptographie auch die Effizienz der Implementierungen zunehmende Bedeutung. Von großer Bedeutung ist es außerdem, die kryptographischen Implementierungen in den weiter verbeiteten Kleinstgeräten des Internet of Things (IoT) gegen physikalische Angriffe abzusichern. Diese Doktorarbeit beschäftigt sich mit zwei Hauptaspekten des Designs und der Sicherheit hardwarebasierter SPN-Blockchiffren: Designs mit geringer Latenz und Gegenmaßnahmen gegen Fehlerinjektionsangriffe.

Download full text files

Export metadata

Additional Services

Share in Twitter Search Google Scholar
Metadaten
Author:Shahram RasoolzadehORCiDGND
URN:urn:nbn:de:hbz:294-80690
DOI:https://doi.org/10.13154/294-8069
Subtitle (English):fault injection countermeasures and low-latency designs
Referee:Nils-Gregor LeanderORCiDGND, Amir MoradiORCiDGND
Document Type:Doctoral Thesis
Language:English
Date of Publication (online):2021/05/10
Date of first Publication:2021/05/10
Publishing Institution:Ruhr-Universität Bochum, Universitätsbibliothek
Granting Institution:Ruhr-Universität Bochum, Fakultät für Elektrotechnik und Informationstechnik
Date of final exam:2020/12/03
Creating Corporation:Fakultät für Elektrotechnik und Informationstechnik
GND-Keyword:Kryptologie; Kryptoanalyse; Chiffrierung; Blockchiffre; Sicherheitsanalyse
Dewey Decimal Classification:Technik, Medizin, angewandte Wissenschaften / Elektrotechnik, Elektronik
faculties:Fakultät für Elektrotechnik und Informationstechnik
Licence (German):License LogoKeine Creative Commons Lizenz - es gelten der Veröffentlichungsvertrag und das deutsche Urheberrecht